跳转到主要内容

抖动容忍及其对信号完整性的影响是什么

影响信号完整性的PCB组件

在人类,不紧张的一个原因(恐慌)和坏情绪,通常在早晨,是缺乏咖啡因,睡眠排在第二。你是否让你的咖啡饮料,咖啡,还是茶(我),需要的是真实的。那么,造成易怒过早取款吗?

此外,许多人都不是自己,直到我们有咖啡。这些不安的影响也会影响我们的工作能力,集中注意力,甚至函数以高效的方式。从医学的角度来看,如果你的身体是流畅习惯于咖啡因,你会发展头痛如果不接受咖啡因超过30小时。

在电子产品中,紧张也同样不受欢迎的,但是,与人类不同的是,喝一杯咖啡或一杯你喜欢的茶,不会解决问题。此外,与人类不同的是,在PCB设计中,我们必须坚持对抖动的可接受的水平,或功能将受到影响。

抖动在电子是什么?

指电子产品时,根据定义,抖动是确切的方差或真正的大概周期信号的周期,通常这是相对于基准时钟信号。同时,在时钟恢复应用程序中,它被称为时间抖动。作为一个整体,抖动是一个实质性的因素在考虑整个PCB设计时适用。

在量化方面,抖动,像所有的时变信号,它可以量化等方面均方根(RMS)、或峰位移、谱密度。如前所述,抖动是一个不良信号的失真。它发生在数字领域,属于数字脉冲的时机。一般来说,当有抖动,数据流,向接收者,将包含不准确的信息。

此外,抖动的原因通常是电磁干扰的结果相声。这两个可以减轻首先探测源,其次运用下列补救措施之一。例如,降低的力量来源,或通过创建分离重路由线路,通过搬迁设备本身,或通过将源和受影响的组件之间的屏蔽。

注意:总的来说,抖动影响电脑显示器(闪烁),降低了计算机的操作处理器以及测试仪器,扭曲了音频信号和篡改数据网络。因此,你应该尽可能减少抖动。

集成电路,印刷电路板主板

确保你的PCB抖动或集成电路保持适当的设计公差标准。

类型和类别的抖动是什么?

你可能遇到的以下类型的抖动的世界电子产品:

绝对的抖动:这是一个时钟脉冲的测量偏差的时间边缘的理想位置。

周期抖动:它是指理想的时钟周期之间的差异和实际的时钟周期。周期抖动的影响尤其是破坏性的同步电路,即。中央处理单元。

Inter-cycle抖动或Cycle-to-Cycle抖动:这种类型的连续抖动是指持续时间之间的差异时钟周期。另外,过度Inter-cycle抖动将取消一个微处理器的功能。

每当抖动具有高斯分布,这是通常使用的标准偏差分布计算。因此,翻译一个根均方零均值分布的测量。然而,如果抖动明显非高斯分布,然后峰测量可能在秩序。同样,一个非高斯分布的外部来源的说明,也就是说,电源噪声。注意:一般来说,抖动的参考点是这样定义抖动是0。

还有另一个分类抖动的方法。这种方法是通过区分随机抖动和确定性抖动。随机抖动噪音如接收机的副产品热噪声、量子噪声和放大自发发射噪声积累了整个系统。由于其起源无处不在的热噪声的电子电路,它符合高斯分布。然而,确定性抖动(非高斯)是随机的,有界,造成系统出现在一个设计。注意:这两个品种构成总抖动。

跳动公差测试怎么样?

随着云计算的不断增长的需求和高清晰度视频,需要更快的服务器和存储传输速度是至关重要的。因此,显而易见,以满足这些需要,物理层设备的传输速度和模块必须增加。因此,需要增加信号完整性和增加信号完整性分析来满足这些需求。

如前所述,抖动的测试和测量领域内的重要性稳步增长的电子产品。数字电子电路的时钟频率的增加仍在继续作为一种手段来实现更高的设备性能。这些更高的时钟频率也有小眼开口,因此对抖动实施更严格的公差。例如,个人电脑或笔记本mobos使用串行总线体系结构的令人瞠目结舌的大约160皮秒或更少。相比这是非常小的并行总线体系结构相似的性能,这可能眼睛开口约1000秒。

此外,测试设备性能的抖动容忍通常包括注入抖动为电子元器件专业测试设备。抖动的测量是评估不同的方法或方式,根据不同的类型的电路问题。例如,测量抖动在串行总线架构使用眼图,每制定指导方针。

一个更直接的方法,模拟波形是数字化的,由此产生的数据流分析时采用测量像素抖动在坐标系的吸引力。然而,在每种情况下,抖动测量的目的是验证抖动不会影响电路的正常运行。

印刷电路板部署在一种电子装置

测试是非常宝贵的时避免抖动干扰你的董事会。

抖动是一个衡量短期的显著变化的数字信号的理想位置。这些破坏性的变化影响时钟的提取和网络时间。反过来,消极地影响信号完整性的多氯联苯,这等同于失败。失败的设计,制造、最终产品。

你的设计师和生产团队一起工作对实现策略适当的抖动容忍你所有的PCB设计节奏的设计和分析工具套件快板PCB设计者无疑促进了抖动的实施宽容策略到你的当前和未来的PCB设计。

如果你想了解更多关于节奏是如何对你的解决方案,跟我们和我们的专家团队