跳到主要内容

Cadence DesignTrue DFM生态系统连接制造商与客户,确保PCB设计在设计过程的早期可制造性

2018年9月4日,加州圣何塞

Cadence Design Systems, Inc. (NASDAQ: CDNS)今天宣布,它已经与九个初始印刷电路板(PCB)制造合作伙伴推出了一个广泛的生态系统,使客户能够轻松获得合作伙伴的技术文件,以确保PCB设计在设计过程的早期可制造性。这减少了返工,缩短了设计周期,并加速了新产品的推出。当客户使用Cadence®DesignTrue DFM(可制造性设计)技术时,他们从制造商那里获得的技术查询(tq)减少了一半到三分之二,因为使用了量身定制的间距、环形、铜功能和掩模规则,以确保他们第一次正确地设计电路板。

Cadence DesignTrue DFM功能在PCB布局过程中使用Allegro®和OrCAD®设计工具实时标记制造规则违规。所有其他PCB设计工具都要求设计人员等到设计完成后才对制造输出进行DFM签收,这通常需要大量的返工和进度延迟。

九家PCB制造商已经成为Cadence DesignTrue的合作伙伴,允许他们向Cadence客户分发他们的制造规则。这些包括湾区电路、CircuitHub、Mass Design、Multek、OSH Park、Rocket EMS、Sierra Circuits、Tempo Automation和Würth Elektronik。

有关新的Cadence DesignTrue DFM生态系统的更多信息,请访问www.cadence.com/go/designtrueportals

Cadence高级产品工程组总监Steve Durrill表示:“我们的目标是提高PCB设计师的生产力,这个大型生态系统和新的门户网站使我们的客户能够通过业界首次实时设计中DFM检查大幅缩短设计周期。”“现在他们无需手动将规则添加到PCB设计环境中,而是可以快速下载适当的文件并根据需要进行更新。”

通过创建新的门户网站,Cadence确保客户在设计过程的开始就可以访问PCB制造商的最新DFM规则。客户可以直接查看参与的制造商并请求DesignTrue DFM技术文件,从而消除了数百条规则的冗长且容易出错的手动输入。作为PCB布局过程的一部分,实时检查DFM规则,减少制造输出中发现的DFM错误的数量。这些检查可以防止关键的制造错误,并限制修复此类错误所需的迭代。合作伙伴可以使用供应商门户,https://pcb.cadence.com/dfm_vendor,以轻松分发匹配其后处理DFM检查的规则。Cadence用户可以利用客户门户,https://pcb.cadence.com/dfm_customer,以便向制造商索取所需的规则。

Multek中央制造工程和新产品总监Dana Korf表示:“Cadence DesignTrue DFM合作伙伴计划使我们能够轻松地向Cadence客户分享我们的PCB制造规则。“这确保了我们的客户根据我们最新的制造限制进行设计,大大减少了解决我们通常在PCB签出过程中看到的DFM错误的迭代次数。这将帮助我们的客户更快地完成设计,加速新产品的推出。”

关于节奏

Cadence使电子系统和半导体公司能够创造出正在改变人们生活、工作和娱乐方式的创新终端产品。客户使用Cadence®软件、硬件和半导体IP更快地将产品推向市场。该公司的系统设计支持战略帮助客户在移动、消费、云数据中心、汽车、航空航天、物联网、工业和其他细分市场开发差异化产品——从芯片到板到系统。Cadence被《财富》杂志评为最适合工作的100家公司之一。欲知详情,请浏览www.cadence.com

如需更多信息,请联系:

节奏编辑部
408-944-7039
newsroom@cadence.com