跳转到主要内容

PCB设计周期的结束游戏了

正如他们所说,“一切都变了,除了时间表。“作为设计师,我们知道,我们降低我们的头和犁通过过去的100连接在交货期之前。我们是聪明和保持设计规则违反降到最低。我们分享我们的工作与夜间备份。这些不断地共享设计装饰与电子邮件,总结每一天的任务,指出任何风险。

灯

图片来源:作者——一个小隧道尽头的光可能是一辆飞驰而来的火车的改进。下班最后一天可能最终被一个时间表滑移的原因。

信号和电源完整性规则烤到约束,这样设计是顺从的从开始到结束。虚拟的仿真和迭代委员会满意的专家委员会将做的事情。尽可能的学习曲线被夷为平地的设计重用已知良好的电路。嘈杂的电力供应和emo接收链无法之间的距离。我们做了他们所有的要求等等。

所有的参考指示器放置的丝网印刷和组装图纸组织回顾一些时间回来。剩下的附带文本重叠导致按摩位置更好的路由。哦,当然,有一些新部件拼接与每个修订示意图。毫无疑问,你导入网表一次,确保没有人试图欺骗你。

初步文件共享与工厂组装单位和,当然,供应商的评论如何使他们更容易。一个好的设计师应该,你把所有的信息到数据库中。层叠和控制阻抗线几何从制作者预先核准的。不会有意外结束。

组装sub-panel为选择正确的所有功能和机器调整组件的足迹。除了工具孔和基准点,暂停工作区域有金属偷窃阻止任何翘曲问题。边的面板占所有连接器。甚至还有一个箭头在面板来显示他们的董事会将通过回流炉。

笔和pcb

图片来源:作者-结局的一部分包括代组装sub-panel。是否由你或凸轮团队在PCB工厂,它必须考虑装配设备的限制。

纤维编织影响输电线路已经占了。任何试图指出位置通过这些带状线和微带痕迹明显不敢看层高于或低于痕迹。再通过在天线面积会挨饿的介质必须保持阻抗。我们不得不离开的飞机和痕迹。

隔离的关键线路只有妥协,只是不允许guardband组件。即便如此,这都是平衡均匀分担痛苦。内存总线规范调整,看起来不错,通风,同时仍然紧凑。高速对绝对优雅!即使是未经训练的眼睛能发现时钟网的超大号的气隙。

你间隔的高压部分考虑导电阳极丝增长。热路径结的死一直到地球母亲是坚如磐石。温度上升和电压下降将是可控的。地面的四周每一层的环保持你的声音和噪音。没有静态;强劲的接地保持ESD事件的董事会的密室。

尺寸是完整和符合产品设计移交的一切。没有部分的keep-outs和有限空间区域都是与之相适应。图书馆对数据表符号已经双重检查。毫无疑问关于寄每个IC,明显极性标志钽帽,阴极针的二极管可以清晰的一切重复从装配到丝网印刷。

零件编号和修订水平与图纸相匹配。设计笔记是完整和连贯的。环境和排放法规。的阻焊层是正确的颜色。你做你的工作。所有的细节都是平方当check-plots出来“最终”审查。所以,终极圈应该是一个压力小的胜利。为什么从来没有这样?

蒙娜丽莎

这是我们工作的本质。当达芬奇开始画蒙娜丽莎,这是一个空白的游说。没有评论家会说,“把一个微笑在她的嘴唇,但她的眼睛说,你在看什么?“这并不是说我们的PCB艺术品在任何级别与文艺复兴时期最伟大的头脑之一,或者它会在卢浮宫。只是,他们不能评论他们看不到的东西。
图片来源:列奥纳多·达·芬奇(通过Wiki)

直到我们连接的所有点,任何人都很难保佑位置。就我个人而言,我知道我最终移动周围的事物,通过或其他路由元素在扇出和路由。我们尽力把组件在各自的位置,然后找出我们错了. .即使路由的空间是足够的计划,这只意味着位置可能收紧。

PCB设计是一个动态的过程。我们从来没有从完整的故事。通过不确定性是一个风险/回报的过程。一旦所有的细节是已知的,董事会可能有些钙化但更接近完成比空白细究这一切开始的地方。设计师在做的工作为荣,但实际足以接受无法预见的情况就能走很远。

关于作者

小约翰·Burkhert职业PCB设计经验在军事、电信、消费者硬件和最近,汽车工业。最初,射频专家——现在不得不抛一点然后填补高速数字设计的必要性。约翰喜欢打低音和赛车自行车当他不写或执行PCB布局。你可以找到约翰在LinkedIn。

约翰Burkhert的资料照片